您现在正在浏览:首页 > 论文 > 电子电工 > 课程设计-采用嵌入式SOPC的电子计分板设计

免费下载课程设计-采用嵌入式SOPC的电子计分板设计

  • 资源类别:论文
  • 资源分类:电子电工
  • 适用专业:嵌入式设计
  • 适用年级:大学
  • 上传用户:live丶
  • 文件格式:word
  • 文件大小:716.70KB
  • 上传时间:2013-1-10 21:18:18
  • 下载次数:0
  • 浏览次数:0

安全检测:瑞星:安全 诺顿:安全 卡巴:安全

资料简介
课程设计-采用嵌入式SOPC的电子计分板设计,共16页,3533字
【一】设计题目
采用嵌入式SOPC的电子计分板
【二】设计任务和要求:
采用ALTERA公司FPGA产品作为数字系统基础
在该FPGA中设计NIOSII软核处理器及其周边模块如PIO、定时器等。
用PIO控制LED数码管显示“XX-XX”格式的计分板,积分板的输入按钮由PIO模块配置的输入口完成,按钮包括:A组加分,A组减分,B组加分,B组减分,A组清零,B组清零操作。
完成硬件系统设计和软件系统设计
按照课程设计格式要求认真完成
【三】设计目的
1.巩固嵌入式SOPC的理论基础知识,并将基本理论在实践中综合运用的初步经验。
2.掌握电路系统设计的基本方法、设计步骤,进一步熟悉和掌握常用电路元器件的应用。
3.培养学生的电路设计的思维能力。
4.掌握程序的调试、测试和电路故障查找和排除的方法、技巧。
5.培养细致的习惯和认真的学习态度。
6.培养实践技能,提高分析和解决实际问题的能力。
【四】系统总体设计
图1-1 系统总体框图
本设计由信号采集、信号分析和信号处理三个部分组成的。
(一) 电源模块 LM7805 、 LM1117、AOZ1016三种电源芯片;
(二) 按键电路 开关、电阻;
(三) 显示电路 74la573移位寄存器、两个两位数码管;
(四) FPGA的系统 FPGA、sdram存储器、jtaj接口。
资料文件预览
共1文件夹,1个文件,文件总大小:873.50KB,压缩后大小:716.70KB
  • 课程设计-采用嵌入式SOPC的电子计分板设计
    • Microsoft Word文档课程设计-采用嵌入式SOPC的电子计分板设计.doc  [873.50KB]
下载地址
资料评论
注意事项
下载FAQ:
Q: 为什么我下载的文件打不开?
A: 本站所有资源如无特殊说明,解压密码都是www.xuehai.net,如果无法解压,请下载最新的WinRAR软件。
Q: 我的学海币不多了,如何获取学海币?
A: 上传优质资源可以获取学海币,详细见学海币规则
Q: 为什么我下载不了,但学海币却被扣了?
A: 由于下载人数众多,下载服务器做了并发的限制。请稍后再试,48小时内多次下载不会重复扣学海币。
下载本文件意味着您已经同意遵守以下协议
1. 文件的所有权益归上传用户所有。
2. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
3. 学海网仅提供交流平台,并不能对任何下载内容负责。
4. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
5. 本站不保证提供的下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
返回顶部