您现在正在浏览:首页 > 论文 > 电子电工 > 毕业设计-基于EP3C40的FPGA最小系统设计和验证

免费下载毕业设计-基于EP3C40的FPGA最小系统设计和验证

  • 资源类别:论文
  • 资源分类:电子电工
  • 适用专业:应用电子
  • 适用年级:大学
  • 上传用户:nisrr109
  • 文件格式:word
  • 文件大小:1.63MB
  • 上传时间:2009-5-1 11:09:16
  • 下载次数:2
  • 浏览次数:453

安全检测:瑞星:安全 诺顿:安全 卡巴:安全

资料简介
毕业设计 基于EP3C40的FPGA最小系统设计和验证 ,共39页,8754字,附源程序、总原理图、实物图。
摘 要
本文详细介绍了FPGA最小系统电路设计和功能验证过程。涉及到FPGA电路设计、电路板设计、硬件描述语言、数字系统集成、开发工具使用、开发流程等相关的知识和技能。
FPGA最小系统包括电源、时钟、配置、接口等部分的设计;最小系统的功能验证包括键盘和LCD控制、总控制、DDS模块等部分。本文对上述的部分和模块进行了详细的讲解,另外介绍了PCB的设计和制作。
最后的测试结果表明,本FPGA最小系统工作正常,DDS时钟工作频率可以运行到120MHz以上。
关键词:可编程逻辑器件;可编程片上系统;直接数字合成

目 录
摘 要 I
Abstract II
第一章 绪论 1
1.1 引言 1
1.2 可编程逻辑器件简介 1
1.3 器件简介 1
1.4 本课题设计要求 2
第二章 最小系统硬件设计 3
2.1 系统整体框图 3
2.2 单元模块设计 3
2.2.1 系统电源 3
2.2.2 时钟设计 4
2.2.3 AS配置电路设计 4
2.2.4 JTAG接口设计 5
2.2.5 接口部分设计 5
2.2.6 Byteblaster II下载电缆 6
第三章 FPGA最小系统PCB设计和制作 7
3.1 PCB布局和布线 7
3.2 PCB的EMC处理 7
3.3 PCB设计版图 7
3.4 PCB制版 8
3.5 PCB焊接 9
第四章 FPGA最小系统功能验证 10
4.1 内部逻辑验证方案选择 10
4.2 内部逻辑验证框图 10
4.3 功能模块设计 11
4.3.1 分频器设计 11
4.3.2 DDS模块设计 12
4.3.3 键盘和液晶控制模块 13
4.3.4 总控制模块设计 14
4.4 顶层功能验证和测试 15
第五章 总结 17
参考文献 18
致谢 19
附录一:最小系统总原理图 20
附录二:键盘和液晶控制模块源程序 21
附录三:总控制模块源程序 29
附录四:顶层文件源程序 34
附录五:最小系统实物图 36
资料文件预览
共1文件夹,1个文件,文件总大小:2.46MB,压缩后大小:1.63MB
  • 毕业设计-基于EP3C40的FPGA最小系统设计和验证
    • Microsoft Word文档基于EP3C40的FPGA最小系统设计和验证.doc  [2.46MB]
下载地址
资料评论
注意事项
下载FAQ:
Q: 为什么我下载的文件打不开?
A: 本站所有资源如无特殊说明,解压密码都是www.xuehai.net,如果无法解压,请下载最新的WinRAR软件。
Q: 我的学海币不多了,如何获取学海币?
A: 上传优质资源可以获取学海币,详细见学海币规则
Q: 为什么我下载不了,但学海币却被扣了?
A: 由于下载人数众多,下载服务器做了并发的限制。请稍后再试,48小时内多次下载不会重复扣学海币。
下载本文件意味着您已经同意遵守以下协议
1. 文件的所有权益归上传用户所有。
2. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
3. 学海网仅提供交流平台,并不能对任何下载内容负责。
4. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
5. 本站不保证提供的下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
返回顶部