您现在正在浏览:首页 > 论文 > 电子电工 > 毕业设计-基于FPGA的简易数字存储示波器的设计

免费下载毕业设计-基于FPGA的简易数字存储示波器的设计

  • 资源类别:论文
  • 资源分类:电子电工
  • 适用专业:应用电子
  • 适用年级:大学
  • 上传用户:1265133272
  • 文件格式:word
  • 文件大小:348.36KB
  • 上传时间:2009-8-10 14:02:31
  • 下载次数:1
  • 浏览次数:215

安全检测:瑞星:安全 诺顿:安全 卡巴:安全

资料简介
天津师范大学毕业设计 基于FPGA的简易数字存储示波器的设计,共27页,12263字。
目录
1 绪论 2
1.1 数字存储示波器概述 2
1.2 数字存储示波器的原理与特点 2
2 相关技术的介绍和平台的选用 3
2.1 EDA技术的简介 3
2.1.1 EDA技术的发展和实现 4
2.1.2 EDA的优势 5
2.2 FPGA和Quartus II平台的简介 6
2.2.1 FPGA的开发 6
2.2.2 Quartus II开发环境简介 9
3 系统的总体规划设计 12
3.1 VHDL状态机A/D采样控制电路的设计 12
3.2 计数器元件CNT10B模块的设计 14
3.3 外部随机存储器RAM8B的设计 15
3.4 数模转化器DAC0832简介 16
3.5 数据采集与处理和显示部分总体框图 17
4 硬件系统的实现与硬件问题的解决 19
4.1硬件系统的连接与结果的显示 19
4.2硬件问题的解决 21
4.3 系统的调试与设计结果的总结 22
参考文献: 23
致谢 24

摘要:提出一种基于FPGA 的简易数字存储示波器设计方案。通过A/D 转换器ADC0809 实时采样输入信号,实现波形的实时采样、分析、存储和显示, 同时给出了具体电路设计实现方法。
本文详细介绍了示波器的原理,设计数字示波器的各个电路组成部分。电路中采用了FPGA来控制信号的采集与处理,这样即可以提高信号存储处理能力,可以使电路拥有较为强大的控制功能。论文的硬件设计包括一部分数据采集电路、与FPGA相关的采集存储模块、以及显示电路模块。本人主要负责数据采集模块,存储和控制模块的设计。
通过运行数据采集程序及处理程序, 经试验论证表明该系统工作稳定可靠。
关键字:数字存储示波器;FPGA;AD0809;DA0832
资料文件预览
共1文件夹,1个文件,文件总大小:583.50KB,压缩后大小:348.36KB
  • 毕业设计-基于FPGA的简易数字存储示波器的设计
    • Microsoft Word文档基于FPGA的简易数字存储示波器的设计.doc  [583.50KB]
下载地址
资料评论
注意事项
下载FAQ:
Q: 为什么我下载的文件打不开?
A: 本站所有资源如无特殊说明,解压密码都是www.xuehai.net,如果无法解压,请下载最新的WinRAR软件。
Q: 我的学海币不多了,如何获取学海币?
A: 上传优质资源可以获取学海币,详细见学海币规则
Q: 为什么我下载不了,但学海币却被扣了?
A: 由于下载人数众多,下载服务器做了并发的限制。请稍后再试,48小时内多次下载不会重复扣学海币。
下载本文件意味着您已经同意遵守以下协议
1. 文件的所有权益归上传用户所有。
2. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
3. 学海网仅提供交流平台,并不能对任何下载内容负责。
4. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
5. 本站不保证提供的下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
返回顶部