您现在正在浏览:首页 > 论文 > 计算机 > 毕业设计-基于FPGA的DDS设计

免费下载毕业设计-基于FPGA的DDS设计

  • 资源类别:论文
  • 资源分类:计算机
  • 适用专业:计算机技术
  • 适用年级:大学
  • 上传用户:杰隆物资
  • 文件格式:word
  • 文件大小:423.89KB
  • 上传时间:2009-7-6 13:37:07
  • 下载次数:0
  • 浏览次数:61

安全检测:瑞星:安全 诺顿:安全 卡巴:安全

资料简介
毕业设计 基于FPGA的DDS设计 共35页,14447字
目 录
摘 要 I
Abstract II
第1章 绪论 1
1.1 频率合成的发展状况 1
1.2 DDS的优点与缺点 2
1.3 DDS的发展前景 2
1.4 电子设计自动化(EDA) 3
1.5 FPGA简介 3
1.5.1 FPGA的结构 3
1.5.2 FPGA的开发流程 4
1.6 VHDL语言简介 5
1.7 MAX+PLUSⅡ简介 6
第2章 总体设计 7
2.1 DDS的基本原理 7
2.1.1 DDS的基本原理和优化构想 7
2.1.3 DDS的输出频率及分辨率 9
第3章 VHDL实现直接数字频率合成 10
3.1 相位累加器的设计 10
3.1.1 32位加法器的设计 11
3.1.2 寄存器的设计 11
3.3 DDS控制电路的设计 13
3.4 DDS的总体 14
第4章 硬件实现与外围电路 16
4.1 DAC模块 16
4.1.1 DAC0832引脚及其功能 16
4.1.2 DAC0832的工作方式 17
4.1.3 DAC与FPGA的连接 18
4.2 滤波电路 18
4.2.1 ISPPAC芯片介绍 18
4.2.2 ispPAC10的构成及工作原理 19
4.3键盘电路 19
4.3.1 分频器电路 20
4.3.2 键盘扫描计数器模块 20
4.3.3 按键检测电路 20
4.3.4 按键抖动消除电路 20
4.3.5 按键编码电路 21
4.4 显示模块 21
结束语 22
参考文献 23
致 谢 24
附 录............................................................25

基于FPGA的DDS设计
摘 要:直接数字频率合成(DDS)技术采用全数字的合成方法,所产生的信号具有频率分辨率高、频率切换速度快、频率切换时相位连续,输出相位噪声低和可以产生任意波形等诸多优点。
本文在对现有DDS技术的大量文献调研的基础上,提出了符合FPGA结构的DDS设计方案并利用MAXPLUSⅡ软件在ACEX1K系列器件上进行了实现,详细的介绍了本次设计的具体实现过程和方法,将现场可编程逻辑器件FPGA 和DDS 技术相结合,具体的体现了基于VHDL语言的灵活设计和修改方式是对传统频率合成实现方法的一次重要改进。FPGA器件作为系统控制的核心,其灵活的现场可更改性,可再配置能力,对系统的各种改进非常方便,在不更改硬件电路的基础上还可以进一步提高系统的性能。文章给出仿真结果,经过验证本设计能够达到其预期性能指标。
关键词:直接数字频率合成器;硬件描述语言;现场可编程门阵列;
资料文件预览
共1文件夹,1个文件,文件总大小:3.58MB,压缩后大小:423.89KB
  • 毕业设计-基于FPGA的DDS设计
    • Microsoft Word文档基于FPGA的DDS设计.doc  [3.58MB]
下载地址
资料评论
注意事项
下载FAQ:
Q: 为什么我下载的文件打不开?
A: 本站所有资源如无特殊说明,解压密码都是www.xuehai.net,如果无法解压,请下载最新的WinRAR软件。
Q: 我的学海币不多了,如何获取学海币?
A: 上传优质资源可以获取学海币,详细见学海币规则
Q: 为什么我下载不了,但学海币却被扣了?
A: 由于下载人数众多,下载服务器做了并发的限制。请稍后再试,48小时内多次下载不会重复扣学海币。
下载本文件意味着您已经同意遵守以下协议
1. 文件的所有权益归上传用户所有。
2. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
3. 学海网仅提供交流平台,并不能对任何下载内容负责。
4. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
5. 本站不保证提供的下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
返回顶部