您现在正在浏览:首页 > 论文 > 计算机 > 毕业设计-8位异步计数器

免费下载毕业设计-8位异步计数器

  • 资源类别:论文
  • 资源分类:计算机
  • 适用专业:计算机
  • 适用年级:大学
  • 上传用户:9醉的午夜
  • 文件格式:word
  • 文件大小:159.29KB
  • 上传时间:2008-10-24 23:07:12
  • 下载次数:0
  • 浏览次数:92

安全检测:瑞星:安全 诺顿:安全 卡巴:安全

资料简介
毕业设计 8位异步计数器,共39页,13249字,附源程序
摘要
计数器的应用已经越来越广泛,对它的研究和发展有着十分重要的意义。本文通过用FPGA及VHDL硬件描述语言编程的方法来实现8位异步计数器的功能,简单的说,也就是通过划分模块的方法来分别实现设置时间间隔,溢出控制等功能。论文还讨论了电路功能的仿真、综合以及实现过程,运用了对时间进行分频的方法来实现了时间间隔的设置,在Modelsim 的开发环境下对计数器的VHDL程序进行仿真,并且根据仿真波形来验证设计的正确性。
关键字:仿真,硬件描述语言,计数器,溢出,综合,模块

第一章 引言
九十年代,集成电路产业销售额增长速度最快的产品是FPGA器件。九十年代,引发电子设计系统的设计方式发生突破性变革的的技术是FPGA应用设计。FPGA(用户现场可编程阵列)起源于80年代中期,并在多年以来,有了长足的发展,推动了电子数字系统单片机化设计的方式上的巨大变革,受到世界范围内广大电子设计工程师的欢迎,
作为专用集成电路(ASIC)概念上的一个新型范畴和门类,以其高度灵活的用户现场编程方式,现场定义高容量数字单片系统的能力,能够重新定义,反复改写的新颖的功能,都体现出了十分诱人的应用前景。它将电子应用设计工程师多年的精华变为现实。这就是在实验室里,在电脑系统前,现场设计,现场编程,现场配置,现场修改,现场验证,从而现场实现了数字系统的单片化设计和应用。
这样以来,不仅可避免通常ASIC单片系统设计周期长,前期投风险大的弱点,而且克服了过去板级、通用数字电路应用设计的落后,繁琐和不可靠性,大大提高了单片系统实现的速度,缩短了研制周期。使其在电子产品微型化单片化的改型换代,单片数字系统的设计验证和小规模产品应用,在各个领域的新系统设计、研究等方面显示出了强有力的推广和应用前景。
本文要求用FPGA实现8路异步计数器,要求有8路TTL电平的随机脉冲信号,脉冲信号的宽度、出现时间是随机的。在指定时间间隔内,统计出每路的脉冲个数。功能类 8253定时/计数芯片,但计数通道为8路,计数时间间隔可设置,范围为1— 255分钟,计数值最小为0,最大为65535(16位),计数值超过65535时,溢出并停止计数,否则不溢出。
......
资料文件预览
共1文件夹,1个文件,文件总大小:380.00KB,压缩后大小:159.29KB
  • 毕业设计-8位异步计数器
    • Microsoft Word文档毕业设计.doc  [380.00KB]
下载地址
资料评论
注意事项
下载FAQ:
Q: 为什么我下载的文件打不开?
A: 本站所有资源如无特殊说明,解压密码都是www.xuehai.net,如果无法解压,请下载最新的WinRAR软件。
Q: 我的学海币不多了,如何获取学海币?
A: 上传优质资源可以获取学海币,详细见学海币规则
Q: 为什么我下载不了,但学海币却被扣了?
A: 由于下载人数众多,下载服务器做了并发的限制。请稍后再试,48小时内多次下载不会重复扣学海币。
下载本文件意味着您已经同意遵守以下协议
1. 文件的所有权益归上传用户所有。
2. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
3. 学海网仅提供交流平台,并不能对任何下载内容负责。
4. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
5. 本站不保证提供的下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
返回顶部