您现在正在浏览:首页 > 论文 > 电子电工 > 毕业设计-基于FPGA与MCS51单片机等精度频率计的设计

免费下载毕业设计-基于FPGA与MCS51单片机等精度频率计的设计

  • 资源类别:论文
  • 资源分类:电子电工
  • 适用专业:电子信息工程
  • 适用年级:大学
  • 上传用户:碧水落花
  • 文件格式:word
  • 文件大小:566.65KB
  • 上传时间:2009-6-28 16:30:17
  • 下载次数:0
  • 浏览次数:267

安全检测:瑞星:安全 诺顿:安全 卡巴:安全

资料简介
毕业设计 基于FPGA与MCS51单片机等精度频率计的设计 共52页,15924字
摘要:本文讨论了基于CPLD/FPGA的可编程逻辑器件,借助单片机AT89C51;利用标准频率50MHz—100MHz的周期信号实现系统计数的等精度测量技术。同时采用闸门测量技术完成脉宽,占空比的测量。和传统的频率计相比,FPGA的频率计简化了电路板的设计,提高了系统设计的实现性和可靠性,测频范围 0.1Hz~1MHz;测频精度可达为0.0001%。
关键词:CPLD ;VHDL;等精度频率测量;MAX+plusⅡ;AT89C51


目录
引言
1 可编程逻辑器件(FPGA)简介 2
1.1 可编程逻辑器件的基本结构 2
1.2 硬件描述语言—VHDL 2
2 模数转换原理
2.1 取样定理 2
2.2 模数转换过程
2.3 模数转换类型
2.4 模数转换精度
2.5 模数转换芯片ADC0809
2.5.1 ADC0809特性
2.5.2 ADC0809内部逻辑结构
3 ADC0809采样控制电路的设计 2
3.1 系统设计方案 2
3.2 硬件电路设计 2
3.3 软件设计 2
3.3.1采样控制模块设计
3.3.2分频模块设计 2
3.3.3 输出显示模块设计 2
3.3.4 顶层模块设计 2
4 系统的功能仿真及分析 2
4.1 采样控制模块仿真及分析 2
4.1.1 新建工程 2
4.1.2 新建工程设计文件 2
4.1.3 综合 2
4.1.4 仿真 2
4.2 分频模块仿真及分析 2
4.3 输出显示模块仿真及分析 2
4.4 顶层模块仿真及分析 2
5 下载配置设计 2
5.1 建立用户约束文件(UCF) 2
5.2 引脚约束 2
6 下载 2
6.1 选择FPGA下载时钟 2
6.2 生成FPGA配置文件(BIT文件) 2
6.3 配置器件 2
结束语 2
参考文献 2
谢辞 2
资料文件预览
共1文件夹,1个文件,文件总大小:2.91MB,压缩后大小:566.65KB
  • 毕业设计-基于FPGA与MCS51单片机等精度频率计的设计
    • Microsoft Word文档毕业设计修改中.doc  [2.91MB]
下载地址
资料评论
注意事项
下载FAQ:
Q: 为什么我下载的文件打不开?
A: 本站所有资源如无特殊说明,解压密码都是www.xuehai.net,如果无法解压,请下载最新的WinRAR软件。
Q: 我的学海币不多了,如何获取学海币?
A: 上传优质资源可以获取学海币,详细见学海币规则
Q: 为什么我下载不了,但学海币却被扣了?
A: 由于下载人数众多,下载服务器做了并发的限制。请稍后再试,48小时内多次下载不会重复扣学海币。
下载本文件意味着您已经同意遵守以下协议
1. 文件的所有权益归上传用户所有。
2. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
3. 学海网仅提供交流平台,并不能对任何下载内容负责。
4. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
5. 本站不保证提供的下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
返回顶部