您现在正在浏览:首页 > 论文 > 电子电工 > 课程设计-数字钟设计

免费下载课程设计-数字钟设计

  • 资源类别:论文
  • 资源分类:电子电工
  • 适用专业:数字电路
  • 适用年级:大学
  • 上传用户:xuehi
  • 文件格式:word
  • 文件大小:191.34KB
  • 上传时间:2009-9-30 18:57:36
  • 下载次数:0
  • 浏览次数:136

安全检测:瑞星:安全 诺顿:安全 卡巴:安全

资料简介
江苏技术师范学院课程设计 数字钟设计,共18页,3531字。
目录
前言 ………………………………………………………………………………………3
摘要 ………………………………………………………………………………………3
1.课程设计的目的………………………………………………………………………3
2.数字钟简介 …………………………………………………………………………3
第1章 设计任务和要求………………………………………………………………4
第2章 数字钟的方案设计和工作原理 ………………………………………………4
第3章 单元电路设计与波形仿真 ……………………………………………………5
3.1软件原理图 ……………………………………………………………………………6
3.2各模块的原理及其仿真图 ………………………………………………………………6
1.秒计数模块的设计及仿真图 …………………………………………………………6
2.分计数模块的设计及仿真图 …………………………………………………………7
3.时计数模块设计及仿真图 ……………………………………………………………8
4.译码显示模块的设计及仿真图 ………………………………………………………9
5.分频模块的设计及仿真图……………………………………………………………10
第4章 整体波形仿真图…………………………………………………………………11
第5章 总结 ……………………………………………………………………………11
参考文献 …………………………………………………………………………………12
附录 数字钟的总程序 …………………………………………………………………12

摘要 随着基于CPLD的EDA技术的发展和应用领域的扩大与深入,EDA技术在电子信息、通信、自动控制用计算机等领域的重要性日益突出。作为一个学电子信息专业的学生,我们必须不断地了解更多的新产品信息,这就更加要求我们对EDA有个全面的认识。本程序设计的是数字钟的设计。采用EDA作为开发工具,VHDL语言为硬件描述语言,MAX + PLUS II作为程序运行平台,所开发的程序通过调试运行、波形仿真验证,初步实现了设计目标。本程序使用的硬件描述语言VHDL,可以大大降低了硬件数字系统设计的入门级别,让人感觉就是C语言的近亲。通过老师的指导和自己的学习完成了预想的功能。
资料文件预览
共1文件夹,1个文件,文件总大小:302.50KB,压缩后大小:191.34KB
  • 课程设计-数字钟设计
    • Microsoft Word文档数字钟课程设计报告.doc  [302.50KB]
下载地址
资料评论
注意事项
下载FAQ:
Q: 为什么我下载的文件打不开?
A: 本站所有资源如无特殊说明,解压密码都是www.xuehai.net,如果无法解压,请下载最新的WinRAR软件。
Q: 我的学海币不多了,如何获取学海币?
A: 上传优质资源可以获取学海币,详细见学海币规则
Q: 为什么我下载不了,但学海币却被扣了?
A: 由于下载人数众多,下载服务器做了并发的限制。请稍后再试,48小时内多次下载不会重复扣学海币。
下载本文件意味着您已经同意遵守以下协议
1. 文件的所有权益归上传用户所有。
2. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
3. 学海网仅提供交流平台,并不能对任何下载内容负责。
4. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
5. 本站不保证提供的下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
返回顶部