您现在正在浏览:首页 > 论文 > 电子电工 > 数字电子技术课程设计-基于multisim平台的数字电子钟设计

免费下载数字电子技术课程设计-基于multisim平台的数字电子钟设计

  • 资源类别:论文
  • 资源分类:电子电工
  • 适用专业:数字电子技术
  • 适用年级:大学
  • 上传用户:hlcmljw
  • 文件格式:word
  • 文件大小:693.58KB
  • 上传时间:2012-11-30 21:14:02
  • 下载次数:0
  • 浏览次数:0

安全检测:瑞星:安全 诺顿:安全 卡巴:安全

资料简介

数字电子技术课程设计-基于multisim平台的数字电子时钟设计,共12页,2548字
一、设计任务和要求
数字电子钟是一种用数字电路技术来实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。基于multisim平台设计一个电子钟,基本要求如下:
1、以十进制数显示时、分、秒;
2、具有时、分、秒校准功能;
3、可附加设计(具有整点报时功能)
在仿真软件下对电路功能进行仿真。
二、电路的组设计分析和组成原理
设计分析:
(一)数字电子钟基本原理
数字电子钟的逻辑框图如图所示。它由555集成芯片构成的振荡电路、分频器、计数器、显示器和校时电路组成。555集成芯片构成的振荡电路产生的信号经过分频器作为秒脉冲,秒脉冲送入计数器,计数结果通过“时”、“分”、“秒”译码器显示时间。
电路模块的实现及组成原理
(一)计数器
秒脉冲信号经过6级计数器,分别得到“秒”个位、十位、“分”个位、十位以及“时”个位、十位的计时。“秒”“分”计数器为六十进制,小时为二十四进制。
(1)六十进制计数
由分频器来的秒脉冲信号,首先送到“秒”计数器进行累加计数,秒计数器应完成一分钟之内秒数目的累加,并达到60秒时产生一个进位信号,所以,选用两片74LS160N和一片74LS48N组成六十进制计数器,来实现六十进制计数。其中,“秒”十位是六进制,“秒”个位是十进制。如图所示。

资料文件预览
共1文件夹,1个文件,文件总大小:1.05MB,压缩后大小:693.58KB
  • 数字电子技术课程设计-基于multisim平台的数字电子钟设计
    • Microsoft Word文档数字电子时钟设计.doc  [1.05MB]
下载地址
资料评论
注意事项
下载FAQ:
Q: 为什么我下载的文件打不开?
A: 本站所有资源如无特殊说明,解压密码都是www.xuehai.net,如果无法解压,请下载最新的WinRAR软件。
Q: 我的学海币不多了,如何获取学海币?
A: 上传优质资源可以获取学海币,详细见学海币规则
Q: 为什么我下载不了,但学海币却被扣了?
A: 由于下载人数众多,下载服务器做了并发的限制。请稍后再试,48小时内多次下载不会重复扣学海币。
下载本文件意味着您已经同意遵守以下协议
1. 文件的所有权益归上传用户所有。
2. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
3. 学海网仅提供交流平台,并不能对任何下载内容负责。
4. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
5. 本站不保证提供的下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
返回顶部