您现在正在浏览:首页 > 论文 > 电子电工 > 毕业设计-可编程数字锁相环路(DPLL)的设计

免费下载毕业设计-可编程数字锁相环路(DPLL)的设计

  • 资源类别:论文
  • 资源分类:电子电工
  • 适用专业:可编程数字锁相环路
  • 适用年级:大学
  • 上传用户:linana06
  • 文件格式:word
  • 文件大小:649.35KB
  • 上传时间:2010-3-28 18:41:20
  • 下载次数:1
  • 浏览次数:172

安全检测:瑞星:安全 诺顿:安全 卡巴:安全

资料简介
毕业设计 可编程数字锁相环路(DPLL)的设计(33页,12907字)
目 录
中文摘要 1
英文摘要 2
1 引言 3
2 数字锁相环路(DPLL)概述 4
2.1 数字锁相环路的基本结构 4
2.2 数字锁相环路的特点 4
2.3 数字锁相环路的分类 5
3 FPGA设计流程 9
3.1 关于VHDL 9
3.2 关于EDA及FPGA概述 10
3.3 QUARTUSⅡ软件设计流程 11
4 数字环路模块的工作原理 14
4.1 数字鉴相器的工作原理 14
4.2 数字环路滤波器的工作原理 14
4.3 数控振荡器的工作原理 15
4.4 数字锁相环路的工作原理 16
5 数字环路模块的设计及仿真 18
5.1 数字鉴相器的设计 18
5.2 数字环路滤波器的设计 20
5.3 数控振荡器的设计 25
5.4 系统整体功能仿真及性能分析 27
结 论 30
谢 辞 31
参考文献 32
摘要:数字锁相环路(Digital Phase Locked Loop),是一个用来控制和调整相位误差的控制系统,是由数字鉴相器(DPD)、数字环路滤波器(DLF)和数控振荡器(DCO)三部分组成的一个闭环系统。随着集成电路技术的发展,可以很方便地将数字锁相环路设计成单片形式,因此在现代各种电子系统包括无线电、电力系统自动化及数字通信等方面得到了极其广泛的应用。在数字通信系统设计中我们可以利用FPGA的现场可编程特性,设计数字锁相环路并把它作为一个功能模块放入FPGA中,构成片内可编程数字锁相环。本文在分析了模拟锁相环路缺点和不足的基础上,具体介绍了数字锁相环路的工作原理,并提出应用FPGA技术和VHDL语言设计可编程数字锁相环路的方法,给出各模块的设计方法及过程和系统整体的仿真结果。
关键词:数字锁相环,相位误差控制,VHDL语言,现场可编程逻辑门阵列
资料文件预览
共1文件夹,1个文件,文件总大小:1.43MB,压缩后大小:649.35KB
  • 毕业设计-可编程数字锁相环路(DPLL)的设计
    • Microsoft Word文档合肥工业大学理学院电子科学与技术2006届毕业论文__可编程数字锁相环路(DPLL)的设计.doc  [1.43MB]
下载地址
资料评论
注意事项
下载FAQ:
Q: 为什么我下载的文件打不开?
A: 本站所有资源如无特殊说明,解压密码都是www.xuehai.net,如果无法解压,请下载最新的WinRAR软件。
Q: 我的学海币不多了,如何获取学海币?
A: 上传优质资源可以获取学海币,详细见学海币规则
Q: 为什么我下载不了,但学海币却被扣了?
A: 由于下载人数众多,下载服务器做了并发的限制。请稍后再试,48小时内多次下载不会重复扣学海币。
下载本文件意味着您已经同意遵守以下协议
1. 文件的所有权益归上传用户所有。
2. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
3. 学海网仅提供交流平台,并不能对任何下载内容负责。
4. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
5. 本站不保证提供的下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
返回顶部