您现在正在浏览:首页 > 论文 > 电子电工 > 课程设计-m序列发生器的VHDL建模与设计

免费下载课程设计-m序列发生器的VHDL建模与设计

  • 资源类别:论文
  • 资源分类:电子电工
  • 适用专业:电子信息工程
  • 适用年级:大学
  • 上传用户:feel__shy
  • 文件格式:word
  • 文件大小:85.94KB
  • 上传时间:2009-7-4 0:18:27
  • 下载次数:14
  • 浏览次数:191

安全检测:瑞星:安全 诺顿:安全 卡巴:安全

资料简介
课程设计 m序列发生器的VHDL建模与设计,共21页,6276字
目 录
一.设计前言 1
二.设计原理及内容 2
2.1 M序列概述 2
2.2设计思路及原理 5
三.电路设计 9
四.设计仿真 10
五.总结与体会 10
六.附录 12
七.参考文献 13

硬件描述语言VHDL是一种用形式化方法描述数字电路和系统的语言语利用这种语言,数字电路系统的设计可以从上层到下层(从抽象到具体)逐层描述自己的设计思想,用一系列分层次的模块来表示极其复杂的数字系统。然后,利用电子设计自动化(EDA)工具,逐层进行仿真验证,再把其中需要变为实际电路的模块组合,经过自动综合工具转换到门级电路网表。接下去,再用专用集成电路ASIC或现场可编程门阵列FPGA自动布局布线工具,把网表转换为要实现的具体电路布线结构。
系统硬件的设计是从选择具体元器件开始的,并用这些元器件进行逻辑电路设计,完成系统各独立功能模块设计,然后再将各功能模块连接起来,完成整个系统的硬件设计。上述过程从最底层开始设计,直至到最高层设计完毕,故将这种设计方法称为自下而上(Bottom Up)的设计方法。所谓硬件描述语言,就是可以描述硬件电路的功能,信号连接关系及定时关系的语言。它能比电原理图更有效的表示硬件电路的特性。
实验要求我们要在MAX+plusII中设计各单元电路,便完成其功能仿真和编译并生成低层模块,完成顶层设计并编译通过,完成设计下载并调试电路。
资料文件预览
共1文件夹,1个文件,文件总大小:269.00KB,压缩后大小:85.94KB
  • 课程设计-m序列发生器的VHDL建模与设计
    • Microsoft Word文档m序列发生器.doc  [269.00KB]
下载地址
资料评论
注意事项
下载FAQ:
Q: 为什么我下载的文件打不开?
A: 本站所有资源如无特殊说明,解压密码都是www.xuehai.net,如果无法解压,请下载最新的WinRAR软件。
Q: 我的学海币不多了,如何获取学海币?
A: 上传优质资源可以获取学海币,详细见学海币规则
Q: 为什么我下载不了,但学海币却被扣了?
A: 由于下载人数众多,下载服务器做了并发的限制。请稍后再试,48小时内多次下载不会重复扣学海币。
下载本文件意味着您已经同意遵守以下协议
1. 文件的所有权益归上传用户所有。
2. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
3. 学海网仅提供交流平台,并不能对任何下载内容负责。
4. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
5. 本站不保证提供的下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
返回顶部