您现在正在浏览:首页 > 论文 > 电子电工 > 毕业论文-交错卷积码编译码器设计

免费下载毕业论文-交错卷积码编译码器设计

  • 资源类别:论文
  • 资源分类:电子电工
  • 适用专业:电子技术
  • 适用年级:大学
  • 上传用户:xze3537531
  • 文件格式:word
  • 文件大小:203.87KB
  • 上传时间:2012-7-9 23:54:24
  • 下载次数:0
  • 浏览次数:0

安全检测:瑞星:安全 诺顿:安全 卡巴:安全

资料简介
毕业论文-交错卷积码编译码器设计,说明书共36页,19891字
摘 要
本文主要研究了时序交错技术和采用时序交错技术的交错卷积码编译码方法,以及用可编程逻辑器件实现了交错卷积码的编译码器。
首先,重点研究了交错技术,引入了时序时序交错技术这一概念,其核心内容是按列输入、按行编码、按列输出。时序交错技术的优点是占用空间少、计算量小、编译码时延短。
最后,用可编程逻辑器件实现了交错方式为时序交错、内码为(2,1,1)系统卷积码、交错度为8的交错卷积码的编译码器的时序逻辑电路。
最后应用MAX+PLUSⅡ软件的仿真器对交错卷积码编译码器进行模拟仿真。
关键词:时序交错、卷积码、可编成逻辑器件

目 录
1 绪论 1
1.1本课题研究的背景和意义 1
1.2 课题发展现状 1
1.3 设计任务及章节安排 3
2 信道编码技术 4
2.1 差错控制及纠错编码方式简介 4
2.1.1 差错控制基本方式 4
2.1.2 差错控制编码分类 6
2.1.3 纠错编码方式介绍 7
2.2 交错技术及卷积码的研究 9
2.2.1 交错技术(交织技术) 9
2.2.2 卷积码 10
2.3 本章小节 11
3 可编程逻辑器件研究 12
3.1 可编程逻辑器件概述 12
3.2 FPGA/CPLD特点 13
3.3 FPGA结构 14
3.3.1 基于乘积项的PLD结构 14
3.3.2 基于查找表的PLD结构 18
3.4 FLEX系列器件 15
3.4.1 FLEX10K系列器件的特点 16
3.4.2 利用MAX+PLUSⅡ设计的一般步骤 17
3.5 VHDL语言介绍 18
3.6 本章小节 19
4 卷积码的FPGA实现 20
4.1 理论与原理 20
4..1.1 时序交错技术 20
4.1.2 交错卷积码的构建 21
4.2 总体思路 22
4.3 交错卷积码的底层设计 22
4.3.1 (2,1,1)系统卷积码的编译码器 23
4.3.2 (2,1,1)系统卷积码的编译码器的时序仿真 25
4.3.3 顶层设计 27
5 全文总结 21
参考文献 32
致谢 34
资料文件预览
共1文件夹,1个文件,文件总大小:387.50KB,压缩后大小:203.87KB
  • 毕业论文-交错卷积码编译码器设计
    • Microsoft Word文档交错卷积码编译码器设计.doc  [387.50KB]
下载地址
资料评论
注意事项
下载FAQ:
Q: 为什么我下载的文件打不开?
A: 本站所有资源如无特殊说明,解压密码都是www.xuehai.net,如果无法解压,请下载最新的WinRAR软件。
Q: 我的学海币不多了,如何获取学海币?
A: 上传优质资源可以获取学海币,详细见学海币规则
Q: 为什么我下载不了,但学海币却被扣了?
A: 由于下载人数众多,下载服务器做了并发的限制。请稍后再试,48小时内多次下载不会重复扣学海币。
下载本文件意味着您已经同意遵守以下协议
1. 文件的所有权益归上传用户所有。
2. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
3. 学海网仅提供交流平台,并不能对任何下载内容负责。
4. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
5. 本站不保证提供的下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
论文相关下载
返回顶部