您现在正在浏览:首页 > 论文 > 电子电工 > 课程设计-智力抢答器的设计与实现

免费下载课程设计-智力抢答器的设计与实现

  • 资源类别:论文
  • 资源分类:电子电工
  • 适用专业:电信技术
  • 适用年级:大学
  • 上传用户:4897010
  • 文件格式:word
  • 文件大小:104.68KB
  • 上传时间:2010-4-23 16:07:38
  • 下载次数:0
  • 浏览次数:121

安全检测:瑞星:安全 诺顿:安全 卡巴:安全

资料简介
课程设计 智力抢答器的设计与实现(共15页,2088字)
一、设计任务:
在许多比赛活动中,为了准确、直观地判断抢答者,通常设置一台抢答器,并通过灯光、声响、数码管等显示出第一抢答者,同时还可完成计分、扣分等功能。本设计具体要求如下:
(1)设计一个可供四组参赛者使用的抢答器,每组设置一个抢答按钮;
(2)电路具有第一抢答信号的鉴别功能,当主持人按下清零复位键后,开始抢答,将第一抢答者组别实现出来(数码管显示组号,LED指示灯点亮,并发出“嘀”的声音);
(3)设置计分电路,四组参赛者在开始时预置成100分。抢答后回答正确的加10分,错误则扣10分,将计分结果用数码管显示出来;
*(4)设置总显示按钮,当主持人按下按钮后,可将每组的得失分情况用数码管直观地显示出来。
二、设计思路:
根据系统设计要求可知,系统的输入信号有:各组的抢答按钮A、B、C、D,系统清零信号CLR,系统时钟信号CLK,计分复位端RST,加分按钮端ADD,计时预置控制端LDN,计时使能端EN,计时预置数据调整按钮TA、TB;系统的输出信号有:四个组抢答成功与否的指示灯控制信号输出口LEDA、LEDB、LEDC、LEDD,四个组抢答时的计时数码显示控制信号若干,抢答成功组别显示的控制信号若干,各组计分动态显示的控制信号若干。
根据以上的分析,我们可将整个系统分为三个主要模块:抢答鉴别模块QDJB;抢答计时模块JSQ;抢答计分模块JFQ。对于需显示的信息,需增加或外接译码器,进行显示译码。考虑到FPGA/CPLD的可用接口及一般EDA实验开发系统提供的输出显示资源的限制,这里我们将组别显示和计时显示的译码器内设,而将各组的计分显示的译码器外接。
......
资料文件预览
共1文件夹,1个文件,文件总大小:192.00KB,压缩后大小:104.68KB
  • 课程设计-智力抢答器的设计与实现
    • Microsoft Word文档智力抢答器-刘军.doc  [192.00KB]
下载地址
资料评论
注意事项
下载FAQ:
Q: 为什么我下载的文件打不开?
A: 本站所有资源如无特殊说明,解压密码都是www.xuehai.net,如果无法解压,请下载最新的WinRAR软件。
Q: 我的学海币不多了,如何获取学海币?
A: 上传优质资源可以获取学海币,详细见学海币规则
Q: 为什么我下载不了,但学海币却被扣了?
A: 由于下载人数众多,下载服务器做了并发的限制。请稍后再试,48小时内多次下载不会重复扣学海币。
下载本文件意味着您已经同意遵守以下协议
1. 文件的所有权益归上传用户所有。
2. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
3. 学海网仅提供交流平台,并不能对任何下载内容负责。
4. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
5. 本站不保证提供的下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
返回顶部