您现在正在浏览:首页 > 论文 > 电子电工 > 毕业论文-频率合成器的设计

免费下载毕业论文-频率合成器的设计

  • 资源类别:论文
  • 资源分类:电子电工
  • 适用专业:电子技术
  • 适用年级:大学
  • 上传用户:Akito_SS
  • 文件格式:word
  • 文件大小:677.76KB
  • 上传时间:2008-2-21 12:49:22
  • 下载次数:2
  • 浏览次数:107

安全检测:瑞星:安全 诺顿:安全 卡巴:安全

资料简介
毕业论文 频率合成器的设计,共61页,32717字
引言
现场可编程门阵列(FPGA)的出现是超大规模集成电路(VLSI)技术和计算机辅助设计(CAD)技术发展的结果。FPGA器件集成度高、体积小,具有通过用户编程实现专门应用的功能。它允许电路设计者利用基于计算机的开发平台,经过设计输入、仿真、测试和校验,直到达到预期的结果。使用FPGA器件可以大大缩短系统的研制周期,减少资金投入。另外,采用FPGA器件可以将原来的电路板级的产品升级为芯片级的产品,降低了功耗,提高了可靠性。同时还可以很方便地对设计进行在线修改。FPGA器件成为研制开发的理想器件,特别适合于产品的样机开发和小批量生产,因此FPGA也被称为可编程的ASIC.
近年来FPGA市场发展十分迅速,各大FPGA公司不断推出新的产品,从数千门级到百万门级,从主要满足较简单数字系统设计的器件到内嵌微处理器的器件,设计者的选择越来越多,开发软件的功能也越来越强大。目前FPGA器件广泛应用于通信、自动控制、信息处理等领域,熟练掌握FPGA的设计方法已经成为一名电子设计技术人员的基本要求。
我现在毕业设计的题目正是基于FPGA的直接频率合成器DDS的设计,EDA实践和应用能力是高等教育的重要特色,这正是对我基础知识的考验。尽管EDA技术(这里主要是指可编程逻辑器件的开发和应用技术)和VHDL语言的在我们学习中已经有所掌握,但自己的动手设计能力还是很差,实践环节还是很薄弱.
在本次毕业设计中我重点放在对程序的设计和时序电路的调试上面.学会了用EDA软件去分析数字电路.我完成了基于FPGA的数字化DDS系统的软件仿真和时序仿真,内容涉及AD/ DA转换.直接数字频率合成技术,提出了一种数字化实现DDS的新方法.是一个内容比较全面的FPGA的应用系统,希望能以此次设计为契机提高我的EDA综合设计能力。
.......
资料文件预览
共1文件夹,1个文件,文件总大小:1.21MB,压缩后大小:677.76KB
  • 毕业论文-频率合成器的设计
    • Microsoft Word文档频率合成器的设计.doc  [1.21MB]
下载地址
资料评论
注意事项
下载FAQ:
Q: 为什么我下载的文件打不开?
A: 本站所有资源如无特殊说明,解压密码都是www.xuehai.net,如果无法解压,请下载最新的WinRAR软件。
Q: 我的学海币不多了,如何获取学海币?
A: 上传优质资源可以获取学海币,详细见学海币规则
Q: 为什么我下载不了,但学海币却被扣了?
A: 由于下载人数众多,下载服务器做了并发的限制。请稍后再试,48小时内多次下载不会重复扣学海币。
下载本文件意味着您已经同意遵守以下协议
1. 文件的所有权益归上传用户所有。
2. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
3. 学海网仅提供交流平台,并不能对任何下载内容负责。
4. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
5. 本站不保证提供的下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
返回顶部